Home

Capítulo 4 Diagramas esquemáticos, planos de

image

Contents

1. Vddd F1200 Vddd 457 10K S Q418 SCI lt 471 47K TP401 18K TEST POINT lt 0 C 3 28V gt B 2 5 O E el 4 7K Do Hu lt ooxz o gt C493 FLAT_SW lt 3 2 Ll y D 2 NU S 396582 UNSWB FONE Vddd Vddd E 0 VV l Y Y Y R437 RE L NU C431 C449 C453 C423 AAN 100pF 100pF _ 100pF 100pF L411 390nH TM L410 ILC7062CM 33 3 3V 390nH CLK s sss 2 vIN vouT 3 CSX lt o i d C434 EE CS lt J 54 2885 88599580 ss 88 SES Nasa gt T O tuF m ng C435 R460 z 3 30V 65899 89 T 0 tuF gt 4 7K IRQ 6 XIRQ 548 gt __ 14 5 Paz R wb TR W 20 MODA_LIR b28 19 pG3 xA16 MODB vsrev 97 VST XA1 8 7 PG4_XA17 PG5_XA18 R419 BATT_DATA_IN lt 3 Y S pee_ _ 71 5 lt RTA0 2 3 4 7K PJ1 csaP4 2 CSGP4 RTA1 i l LVZIF SEL lt J 47 PW1 73 lt RTA2 3 30 d i 46 74
2. PULL UP j 25 PH2 PW3 U409 PJ4 r5 SB1 1 5 PH3_PW4 MC68HC11FL0 SB2 CR414 LCD SEL E PH4 CSIO gt PJ6 RAM_CS E ied OFF_BATT_DATA_OUT R414 lt 38 PH6_CSGP2 67 LOW BATT 180K FLASH_EN PH7_CSPROG 87 AAN Mech SWB 30 65 1 R415 C433 TP415 5 1 P 64 PE 91K TEST POINT D2 gt 33 22 SS JRSSI U le E BOOT_CTRL D3 VOX D4 lt 34 PC4 DATA4E EE gu 81 lt 1 _ _ 05 lt 35 PC5_DATASS 9 GO 60 KEYPAD ROW 0433 D6 lt 30 PC6_DATA6 lt lt s e O1uF D7 lt 37 PC7_DATA7L ff LE mm _ C494 T oo aaa T 100pF 2e TP405 O lie RBD s zF 51K TEST_POINT UNSWB gt gt SWB 17 lt 3 16 LOCK hr A15 Pi 33 0K A14 23 A13 lt A PTT Ej 2 lt PTT MIC A11 OPT ENA A10 lt A9 lt A7 lt ZMYO130300 B A6 lt 5 lt 4 gt lt 2 lt 1 lt 3 29V Figura 4 16 Diagrama esquem tico del microprocesador del controlador 4 20 Vddd R478 10K Q C425 4026 2 O1uF 100pF o gt N U405 28 SRM2B256 0 A0 1 1 I A2 7
3. 2 5 Sd 90 8 x SWBe BATT PULL UP y BATT PULL UP 5V DACRx lt x CSX IF MODIN_CTRL lt CSX RSSI gt RSSI T gt Vdda MODIN 3 DATA STC lt MODIN 7 m t DALK OLK O90060 z x Vddd 2 2 I 2 LOCK LOCK 4s39 823551 55328556 Y UNSWB gt IF UNSWB CTRL S UNSWB DEMOD IF_DEMOD CTRL DEMO RSSI gt 16 8MHz gt Le S ELI68MHz CTRL 16 8MHz bios UNSWB gt 5V IF_5V_CTRL gt 5V NU SWB y Vdda Vdda Vdda NA RESET lt 3 5 F RESET RESET RESET 8 z 5 5 m al DATA lt 2 4V_3 3V D gt IF_4V_3 3V_CTRL AV 3 3V 2 lt lt ee T I 5 s C432 3 6 NU j gt MISO gt lt i Audio_PA O z O O z z a gt 72 7 al EOC TT ET TET E t mas 2 LLG m O O lt S lt lt S gt O y u a LE I LVZIF_SEL LVZIF SEL g lt x Z RDY RDY lt lt z BATT_PULL_UP BATT_PULL_U E PTT_MIC SU A LCD SEL lt LCD SEL 5 NY XA18 A IN IN 0 7 GSS 7 FLAT_RX_SND L lt FLAT_RX_SND 2 RX_AUD_RTN ls RX_AUD_RTN RAM_CS RSSI lt RSSI TX AUD SND TX AUD SND TX AUD TX AUD RW RTAO RTAO FLAT TX RTN gt FLAT TX OPT ENA OPT Vddd RTA1 RTA1 RX SND ORX DO RTA2 ON poem
4. T T jJ C D ER D2 ATAS e oro col 0 AAA KEYPAD_COL 5 KEYPAD COL D Micro P SB1 SB1 pe pe D6 KEY INT KEY INT D SB2 SB2 0 0 lT o gt gt OFF_BATT_DATA_OUT lt OFF_BATT_DATA_OUT T MISO ly MISO z 49 y FLAT SW gt FLAT_SW DATA kK DATA 5 5 2 A1 A2 lt OPT ENA A2 d LCD SEL LCD SEL _ D EI A4 A4 MECH SWB lt MECH_SWB PG0 PGO D1 A5 e 7 PJ6 lt PJ6 LLL Memor A8 A8 PE2 2 05 y 9 15 ZMYO130297 A L D7 A11 A11 KEYPAD COL E A12 A12 KEYPAD ROW KEYPAD ROW CLK CLK A13 A13 14 AS PGO EGO A15 6 E x Interface 07 Ur PE2 i SH400 SH401 SH402 SH403 SHIELD SHIELD SHIELD SHIELD b Eg 2 B 1 1 Y 1 A 2 1 1 l EE lt 3 zr Z x 8 Memory Shield On Off Shield Microprocessor ASFIC Audio PA Shield m Figura 4 14 Diagrama esquem tico completo del controlador 4 18 4V_3 3V RSSI BATT_CODE R462 100K 4 2 3 28V 0419 2 z 3 o R405
5. O 0 4 7K lt 9 BoS2o gt casa FLAT SW lt a gt NU S 59592 UNSWB Sp L Vddd Vddd Vddd ha A AV V V V Y V R437 NU C431 C449 C453 C423 100pF 100pF _ 100pF 100pF L411 390nH m L410 j gt ILC7062CM 33 3 3V 390nH R411 _1 C456 2 3 CLK AN VIN VOUT CSX lt 10K 100 EE CS aw FEARS 89328582 sai 88 s 888 L 555555 C435 R460 E 3 30V E 9 89 T O 1uF 2 4 7K a x O IRQ b s KEY INT Q El _ _ xira b 48 B 5 XA14 Paz R wb TR W 20 MODA_LIR 28 19 pG3 XA16 MODB vsrev 97 VST XA1 8 7 PG4_XA17 PG5_XA18 R419 BATT DATA IN PJ0_CSGP3 7 ES lt RTAO 2 3 4 7K PJ1 CSGP4 1 ANN LVZIF SEL lt 46 PHO PW1 PJ2 79 lt RTA2 3 30 4 a RTA BATT_PULL_UP lt gt 45 PH2 Pw3 U409 15 SB1 a 5 44 MC68HC11FL0 76 SB2 CR414 LCD SEL lt J 23 PH4_CSIO PJ6 OFF_BATT_DATA_OUT R414 RAM CS lt PH6_CSGP2 LOW BATT 180K FLASH_EN 38l pH7_CSPROG EH Mech_SWB qa VOL 30 65 R415 C433 TP415 5 1 P 64 2 91K diuk TEST POINT 1 4 02 2 2 2 SS JRSSI E BOOT_CTRL D3 PC3 DATAS VOX m D4 34 pca DATAE 220 gu 81 lt KEYPAD_COL 3 I D5 lt 35 pcs _DATA5SS 882 8 88 S AA U KEYPAD_ROW C433 36l pce pATAe lt lt lt lt lt lt l
6. TP8 TP9 M612 10 LI TP16 L TP15 M615 M618 M621 ZMY0130327 A 4 7 R619 C607 R635 O e E R623 R624 J601 ZMY0130326 A Vista inferior Figura 4 7 Vistas superior e inferior de la tarjeta del teclado tarjeta de circuito impreso n 8485642202 4 8 Tabla 4 2a Lista de partes del teclado tarjeta de circuito impreso n 8485642Z01 Designaci n N de parte de referencia Motorola p Tabla 4 2b Lista de partes del teclado tarjeta de circuito impreso n 8485642Z02 N de parte Motorola Descripci n 2113740F51 2113743E20 2113740F51 2113740F51 2113740F51 2113740F51 2113928D08 2113740F51 2113740F51 2113740F51 2113740F51 0985627Z01 0980521Z01 0660076E90 0660076E90 0662057P15 0660079J37 0660079J72 0662057G19 0662057P15 0660079J37 0660079J72 0662057G19 0660076E90 0662057B16 0662057B22 5102463J49 8485642Z01 Conector de 11 pines Conector de 44 pines Comparador LMC7211 PCB Designaci n de referencia C603 211 2113743E20 2113740F51 2113740F51 2113740F51 2113740F51 2311049A69 2113740F51 2113740F51 2113740F51 2113740F51 0985627201 0980521201 0660076 90 0660076 90 0662057 15 0660079J37 0660079J72 0662057G19 0662057P15 0660079J37 0660079J72 0662057G19 0660076E90 0662057B16 0662057B22 5102463J49 8485642Z02 Conector de 11 pines de 44 pines Comparador LMC7211 PCB 4 7 Esquema el ctrico del controla
7. N lt gt N0 gt O y u a LE I T r LVZIF_SEL lt LVZIF SEL 9 lt o t Z RDY lt RDY 22229 BATT PULL UP BATT PULL U E PTT MIC ou wea m gt Mese LCD_SEL lt LCD_SEL d XA18 d A IN IN 8 88 0 o FLASH OE E pa FLAT RX SND FLAT_RX_SND 2 2 RX_AUD RTN gt RX AUD RAM_CS RSSI lt RSSI TX AUD SND TX AUD SND TX AUD TX AUD RW RTAO RTAO FLAT TX RTN Ls FLAT TX RTN OPT ENA OPT Vddd RTA1 RTA1 I DO PE E Wasa wa wa de Mida j C 55 RTA3 lt RTA3 o 49 0 AAA KEYPAD_COL 5 KEYPAD COL p Micro P SB1 SB1 D6 C 07 07 a o z gt gt OFF_BATT_DATA_OUT lt OFF_BATT_DATA_OUT T MISO gt MISO c GA AO FLAT SW FLAT SW DATA lk DATA x r xr gt A1 A 7 LCD_SEL amp LCD SEL lt lt AS OPT_ENA MAL E 5 D EI A4 A4 MECH SWB lt MECH_SWB PG0 PGO D1 A5 28 i PI PM D AS AT VOL VOL PJ6 PJ6 D4 emor A8 585 198 HB gt 3 2 7 6 A10 A11 KEYPAD COL KEYPAD COL D7 A11 A12 A12 KEYPAD ROW KEYPAD ROW CLK CLK A13 A13 MA A14 PGO PGO A15 A15 PH lt PM A16 219 S PJ6 lt PJ6 Interface Alg E RES SH400 SH401 SH402
8. 34 n 35 J400 35 PGO 36 J400 36 37 J400 37 PI 38 J400 38 PJ6 39 J400 39 PE2 40 J400 40 ZMY0130303 0 Figura 4 13 Diagrama esquem tico de la interfaz del controlador 4 17 Esquema el ctrico del controlador Secci n Il 403 470 MHz para la 8480672Z04 Z06 136 174 MHz para la 8480675Z03 Z04 450 527 MHz para la 8485755Z03 Z04 Shield 9 lt lt 2 a E o 0 ul e IQ a F m gt z o J I lt lt lt P d m E x 8 gt x lt m LLI gt o Xd d 6 X RED LED erg RED LED s gt im SB2 C gt 2 EAT cra SB2 F R ZZ SEE 2 S n a Du Y m BATT CODE E BAT CODE Em n nl INT SEN IF SPP CTHL gt SPN lt al a E el o x sd u z E D D DEE s CES IF MIC CTRL FA lt lt n lt lt H gt O uod AUDIO SC ENT or 2 SO 4 33 gt 4 33 x x mo INT MIC lt lt ENT E RTAO gt RTAO Vddd gt Vddd 5 MIC_LINE RTA1 RTA1 RTA2 gt RTA2 DEMOD gt DEMOD E EXT SPKR SEL gt 5 F RTA3 CTRL RTA3 5 ASFIC MECH_SWB C gt SS ESTAS MECH_SWB DACRX lt DACRX AUDIO_PA_ENA E gt
9. A3 E A4 5 A5 4 A6 x gt gt DO A7 gt gt D1 A8 em gt gt D A9 F gt gt D3 A10 ES gt gt D4 A11 gt gt D5 A12 gt gt D6 A13 gt gt D7 A14 RAM_CS FLASH_OE p NAM CCC C424 10uF R410 100K C429 XA18 0 1uF U406 8 AT49BV020 NU FLASH_EN gt R492 0 ANN A0 lt gt DO lt gt D1 lt e gt D2 A3 lt gt 03 4 lt gt D4 A5 lt A gt D5 A6 lt gt 06 7 lt gt D7 AB A9 lt A10 lt XA18 11 gt 12 lt A13 lt 14 15 lt A16 lt 17 Figura 4 17 Diagrama esquem tico de la memoria del controlador 4 21 INT SPN INT MIC UNSWB V C475 y J402 10uF 1 0402 1 GND C489 3 NU n R473 2 J402 2 INT_MIC 10 3 J402 3 INT SPN i 4 J402 4 SPP 01 R423 U420 C470 C471 C472 470K UHF 47K VHF TDA8547 100pF UHF NU VHF 100pF 100pF C447 R472 Speaker Mic Connector 36K UHF 3 6K VHF INTPOS OUT1POS gt SPP p AUDIO gt x INTNEG OUT1NEG 1 gt SPN C486 C488 s IN2POS OUT2POS bic NU C485 C483 C484 Vddd IN2NEG OUT2NEG nad d L400 390nH MIC_LINE MIC SELECT MODE SVR SWB C473 470pF y R435 2K R471 5 6K Vddd R436 47K UHF 180K VHF C450 NU Vdda gt R495 Q420 100K R434 4 0 ns 5V gt e gt PTT MIC R496 100K t Q421 C440 3 4 7uF AUDIO PA
10. C OC OC C OC C C C C C C C 02 02020202 02020 020202020 02020202 9302020202 0 OOOQO OOOOQO OOO OOOO OOOOOOOOOQO OOOOOOO rr M604 SWITCH M605 SWITCH COL5 3 Vddd R618 R619 51K 51K R621 R622 R623 R624 13K 22K 43K 130K KEYPAD_COL lt Vddd C603 T 100pF ROW2 ROW3 ROWS a R627 R628 R629 R630 13K 22K 43K 130K C609 100pF COL2 COLS COL4 COL5 Vddd U602 LMC7211 636 C612 10uF 1MEG EN C610 100pF M610 SWITCH M606 SWITCH gt KEYPAD ROW M611 SWITCH M612 SWITCH COL5 gt ROW2 gt 4 gt ROW5 KEYPAD_COL Figura 4 6 Diagrama esquem tico de la tarjeta del teclado tarjeta de circuito impreso n 8485642Z02 ZMY0130304 A M623 C KEYPAD_ROW M604 M610 M613 M616 M619 M605 M622 M623 M608 M611 M614 TP14 M617 M620 Vista superior TP7 M606
11. ENA gt iis ZMY0130302 B Figura 4 18 Diagrama esquem tico del amplificador de potencia de audio del controlador 4 22 8 8 C466 C458 i 100pF _ 100pF 459 TT 100pF R481 24K J400 UA 40 Pin Connector 1 J400 1 FLAT_RX_SND 2 J400 2 0 3 J400 3 RX_AUD_RTN lt 4 J400 4 5 J400 5 TX AUD SND gt i 6 J400 6 dy 7 2400 7 TX AUD lt TE 0 1uF FLAT_TX_RTN lt a 9 J400 9 OPT_ENA lt 10 J400 10 gt 11 J400 11 n 12 J400 12 URX_SND 13 J400 13 PTT 14 J400 14 MISO lt 15 J400 15 E id 16 J400 16 KEYPAD ROW lt Enc 17 J400 17 KEYPAD COL gt 18 J400 18 19 J400 19 S5 20 2400 20 e 21 J400 21 SWB l 22 J400 22 1 23 400 23 KEY INT 24 J400 24 1 25 J400 25 26 J400 26 pom N 0 27 J400 27 J400 28 1 29 J400 29 DATA 30 J400 30 1 31 J400 31 LCD SEL 32 J400 32 n 33 J400 33 CLK 34 J400 34 n 35 J400 35 PGO 36 J400 36 37 J400 37 PI 38 J400 38 PJ6 39 J400 39 PE2 40 J400 40 ZMYO0130303 O Figura 4 19 Diagrama esquem tico de la interfaz del controlador
12. SH403 SHIELD SHIELD SHIELD SHIELD Ev LIS DOS S A 1 1 Y 1 A A L r 1 6 zou 8 Memory Shield On Off Shield Microprocessor ASFIC Audio PA Shield 6 x Figura 4 8 Diagrama esquem tico completo del controlador 4 11 4V_3 3V RSSI BATT_CODE 100K 4 3 28V a anes Q431 1 5 gt R499 0 NU 10K R493 R494 SWB NU lt 0 m E iE 70408 3 2 PULL UP i T 4 UNSWB 401 Bai C400 0 tuF O1uF FLAT_SW R406 R427 C443 l 75K 10 6 0400 402 0 1uF 7 LP2951ACMM 3 3 0 tuF C403 R461 uE CR412 0 100K FEEDBACK ERROR a gt BATT_DATA_IN SHUTDOWN SENSE 2 3 1 TP410 C408 o ME d ep 5 p 9 1 100pF _ Cao9 0 1uF y 1 8 Vdda 3 28V NY RESET R475 C410 gt OFF BATT DATA OUT 0 0 1uF C407 0 1uF URX_SND lt 512 z T MECH_SWB C479 C412 a 0 tuF C411 01 2 102
13. m RX_AUD_RTN lt J 6 8 R445 RN E 24K AAA 00 7 45V NIO R449 24K TX_AUD_RTN ED_LED DEMOD x Bu C419 DACRx lt NU UHP 0 01uF 7 VOX lt C430 M gt F1200 0 1uF gt SYN RX SND C e C487 T NU 414 C415 C452 C451 0 1uF 01uF 4 7uF 022uF e Vdda C422 0 1uF R413 0 i V 5V C427 _ _ C428 100pF 0 1uF R429 d 10K EE CS gt A AVV o Q lt O O X lt lt 3692022605 ZMY0130299 C CE OO ora lt LI Figura 4 9 Diagrama esquem tico del ASFIC ON_OFF del controlador Vddd F1200 Vddd ini R457 10K Q418 SCI lt 471 47K TP401 18K TEST POINT lt iiid 3 28 gt Sagra pls
14. 0 lt XA18 11 A12 lt A13 lt 14 lt 15 lt 16 lt 17 lt Figura 4 11 Diagrama esquem tico de memoria del controlador 4 14 UNSWB 475 7 10uF R423 0420 47 TDA8547 20 11 CN C447 0 1uF IN1POS e AUDIO gt x INTNEG IN2POS IN2NEG SELECT MODE SVR C450 0 1uF 4 Q410 AUDIO PA ENA gt OUT1POS OUT1NEG OUT2POS OUT2NEG Figura 4 12a Diagrama esquem tico del amplificador de potencia de audio del controlador C489 INT_SPN 1000pF R473 10 INT_MIC J402 1 J402 1 2 J402 2 o 4 402 4 C471 C470 100pF 100pF SWB R471 5 6K R438 0 Vdda gt R434 NU 5V gt C440 4 7uF gt SPP SPN C485 100pF R435 2K R436 180K Q420 R496 100K R439 100K GND INT_MIC INT_SPN SPP Speaker Mic Connector C483 C484 00pF 100pF L400 390nH MIC C473 470pF Vddd R495 100K gt PTT MIC t ZMY0130302 A 4 15 INT_SPN INT_MIC UNSWB V C475 y J402 10uF 1 J402 1 GND C489 L NU R473 2 J402 2 INT_MIC 10 E MD m cus 4 J402 4 SPP 0 1luF R423 U420 C470 C471 C472 470K UHF 47K VHF TDA8547 100pF UHF NU VHF 100pF 1006 C447 R472 S eaker Mic Connector 36K UHF 3 6K VHF INTPOS OUT1POS gt SPP p AUDIO gt x ININEG OUT1NEG 1 gt SPN C486 C
15. 3 AUDIO IF SCI CTRL lt SCI gt SCI 4V_3 3V gt 4 3 3 lt lt m gt lt lt INT_MIC E RTA gt RTAO Vddd gt Vddd MIC_LINE 1 gt RTA1 RTAS IE RTA3 gt RTA2 DEMOD gt DEMOD E ASFIC EXT SPKR SEL gt zz IE MECHSWE CTRL RTAS O MECH_SWB gt US gt MECH_SWB DACRX lt DACRX AUDIO_PA_ENA PTT gt FLAT SW y FLAT_SW FLAT_RX_SND LVZIF SEL lt e SEROL K LVZIF SEL z SWB CTA SWBr BATT_PULL_UP y BATT_PULL_UP l 5V AC CSX CT UN RSSI RSSI E Vdd gt lt a IF_MODIN_CTRL MODIN IF DATA CTRL lt m o 5 H 2 CLK SE 2 Vddd CLK lt u 2 c m u lt lt Zi 2 2 Y LOCK gt LOCK gt 0 1 SC 5 MOD L gt 2 DEMOD CTRL DEMOS RSSI IF RSSI CTRL RSSI IF 16 8MHz CTRL 7 16 8MHz gt e 16 8MHz piss UNSWB gt 5V IF 5V CTRL 5V NU SWB y IF Vdda CTRL 2 Vdda Vdda NAA RESET 3 5 RESET RESET S S IF_4V_3 3V_CTRL DATA lt gt 5 gt 3 u E 5 4V_3 3V C gt 4 83 gt 4V_3 3V 9 lt I g CSX lt B MISO gt lt Audio_PA O O z o 2 gt A 7 E 9 lt 8 2 5 5 uda a Z 2 Z n U S O O lt
16. 4 1 Cap tulo 4 Diagramas esquem ticos planos de ubicaci n de componentes y listas de partes 4 1 Introducci n Esta secci n contiene los diagramas esquem ticos planos de ubicaci n de componentes y listas de partes de las tarjetas de circuito y conexiones de interfaz del radio 4 1 1 Notas para todos los esquemas el ctricos y tarjetas de circuito Componente sensible a la frecuencia Rem tase a la lista de partes el ctricas para determinar su valor y modo de empleo 1 menos que se indique de otra manera los valores de las resistencias se expresan en ohmios k 1000 y los valores de los condensadores en picofaradios pF o microfaradios pF 2 Los voltajes CC se miden entre el punto indicado y la tierra de chasis mediante un mult metro de CC Motorola o un instrumento equivalente Las mediciones del transmisor deben realizarse usando una bobina de choque de 1 2 uH en serie con la sonda medidora de voltaje para evitar que se cargue el circuito 3 Los designadores de referencia est n asignados de la siguiente forma Series 400 500 E Controlador Serie 600 Tarjeta de teclado Serie 3200 Circuitos de IF Serie 3300 Receptor Serie 3500 Transmisor Series 3700 y 3800 Generaci n de frecuencias 4 Leyenda de puntos de interconexi n UNSWB Voltaje conmutado de bater a 7 5 V SWB Voltaje conmutado de bater a 7 5 V R5 Cinco voltios del receptor CLK Reloj Vdda 3 3 voltios reg
17. 488 s IN2POS OUT2POS NU NU 485 C483 C484 Vddd IN2NEG OUT2NEG L400 v gt 390nH MIC LINE MIC SELECT MODE SVR SWB C473 470pF y R435 2K R471 pe 5 6K Vddd R436 47K UHF 180K VHF C450 ie NU gt R495 Q420 100K R434 4 Q410 5V gt e gt PTT_MIC R496 100K T Q421 C440 3 4 7uF AUDIO PA gt is ZMY0130302 B Figura 4 12b Diagrama esquem tico de la interfaz del controlador 8 8 C466 C458 i 100pF _ 100pF 459 TT 100pF R481 24K J400 UA 40 Pin Connector 1 J400 1 FLAT_RX_SND 2 J400 2 0 3 J400 3 RX_AUD_RTN lt 4 J400 4 5 J400 5 TX AUD SND gt i 6 J400 6 dy 7 2400 7 TX AUD lt TE 0 1uF FLAT_TX_RTN lt a 9 J400 9 OPT_ENA lt 10 J400 10 gt 11 J400 11 n 12 J400 12 URX_SND 13 J400 13 PTT 14 J400 14 MISO lt 15 J400 15 E id 16 J400 16 KEYPAD ROW lt Enc 17 J400 17 KEYPAD COL gt 18 J400 18 19 J400 19 S5 20 2400 20 e 21 J400 21 SWB l 22 J400 22 1 23 400 23 KEY INT 24 J400 24 1 25 J400 25 26 J400 26 pom N 0 27 J400 27 J400 28 1 29 J400 29 DATA 30 J400 30 1 31 J400 31 LCD SEL 32 J400 32 n 33 J400 33 CLK 34 J400
18. R402 gt R499 0 NU 10K SWB V Vddd Q400 3 sy 2 ENA BATT_PULL_UP FLAT_SW Dg R406 R427 0443 C402 75K 10K 0 10 T 0 1uF R461 d 100K FEEDBACK ERROR BATT DATA IN SHUTDOWN SENSE gt E 1 TP410 C408 a 4 Q405 5 9 1 O 00pF _ C409 6 yr 0 10 RA75 C410 2 AA e 0 T 0 1uF R476 R448 gt OFF_BATT_DATA_OU C407 0 1uF R447 EE MECH SWB 30K nem 480 R446 C479 C412 o x 10uF gt 220K 0 1uF C411 010 2 NU RX_AUD_RTN lt I gt 0 10 ZO Bo R445 F ILES Vdda dL 5 VA A i 00 R449 24K 1 TX_AUD_RTN A DEMOD 3 L RED LED C419 4 16 8MHz NU 3 29V DACRx lt 5 Y 6 d VOX lt 1 C430 F1200 0 1uF 19 gt SYN FLAT RX SND C1 T ue C487 12 p NU C414 C415 C452 C451 0 tuF OluF 41 70 022uF ZMY0130299 D lt U 2126422 010 s C427 _ C428 R413 100pF T 7 0 1uF R429 10 EE CS gt 5V 8T VCC 7 X25320_2 7V 2 MISO 1 4K x 8 BIT VAV 3 A VSS EEPROM 3502022808 ALEDO Q oo Or DX gt LL Figura 4 15 Diagrama esquem tico del ASFIC ON OFF del controlador
19. a 4 4 Esquema el ctrico del micr fono parlante GND INT MIC INT SPN SPP 4 4 M dulo de pantalla 5104949J08 4 4 1 Conjunto del micr fono parlante Tabla 4 1 Lista de partes del conjunto del micr fono parlante Designaci n N de parte Descripci n de referencia Motorola p C800 2113740A55 Condensador 100pF M400 5085738Z02 Parlante M401 5013920A04 Micr fono de minielectrete 8485687Z01 Flexible del micr fono 09800727Z01 Conector de cable 4 5 M dulo de pantalla 5104949J08 Figura 4 5 M dulo de pantalla Esta p gina fue dejada intencionalmente en blanco 4 5 4 6 Diagrama esquem tico tarjeta y lista de partes del teclado COO0 JODO1OON LCD_SEL DATA CLK LEDBL 0 lt 0 7 0 cc oo oo Se ao J600 11 Pin Connector 00202000000 COOOOOOOOO COOOO0 OOOO OOONOUO COD KEYPAD ROW J601 44 Pin Connector FLAT RX SND lt RX AUD TX AUD SND FLAT TX RTN OPT ENA RDY TX AUD RTN lt URX_SND lt PTT MISO KEYPAD ROW gt KEYPAD COL SWB KEY INT LEDBL lt Vddd lt DATA LCD SEL lt ONO0 PB20100000 NGI OO 0000 NO E 010 NOOO CLK 0202 C2 Es C C C OC C C OC U C C C U C C C OC U
20. del flexible de interconexi n entre el controlador y el teclado TECLADO J601 GND FLAT_RX_SND GND RX_AUD_RTN GND TX_AUD_SND TX AUD RTN GND FLAT TX RTN OPT ENA RDY GND URX SND PTT MISO GND KEYPAD ROW KEYPAD COL GND 19 GND 20 SWB 21 SWB 22 GND 23 KEY_INT 24 GND 25 LEDBL 26 Vddd 27 Vddd 28 GND 29 DATA 30 GND 31 LCD SEL 32 GND 33 CLK 34 GND 35 RESERVED 36 GND 37 RESERVED 38 RESERVED 39 RESERVED 40 O QO C n Gak E A WEE N Ob Q C N O CONTROLADOR J400 GND FLAT RX SND GND RX AUD RTN GND TX AUD SND TX AUD RTN OUO C n GND co FLAT TX RTN 10 OPT ENA 11 RDY 12 GND 13 URX SND 14 PIT 15 MISO 16 GND 17 KEYPAD ROW 18 KEYPAD COL 19 GND 20 GND 21 SWB 22 SWB 23 GND 24 KEY_INT 25 GND 26 LEDBL 27 Vddd 28 Vddd 29 GND 30 DATA 31 GND 32 LCD SEL 33 GND 34 CLK 35 GND 36 RESERVED 37 GND 38 RESERVED co 39 RESERVED e 40 RESERVED Figura 4 3 Diagrama esquem tico del flexible de interconexi n entre el controlador y el teclado 4 4 Esquema el ctrico del micr fono parlante M401 C800 2 100pF SPKR 20 J402 CONECTOR DE 4 PINES Figur
21. dor 56881001 A 4 10 403 470 MHz tarjeta de circuito impreso n 8480672201 136 174 MHz tarjeta de circuito impreso n 8480675Z01 450 527 MHz tarjeta de circuito impreso n 8485755Z01 Secci n lisina 4 17 403 470 MHz tarjeta de circuito impreso n 8480672204 8480672Z06 136 174 MHz tarjeta de circuito impreso n 8480675Z03 8480675Z04 450 527 MHz tarjeta de circuito impreso n 8485755203 8485755Z04 4 9 4 10 Esquema el ctrico del controlador secci n I 403 470 MHz para la 8480672Z01 136 174 MHz para la 8480675201 450 527 MHz para la 8485755201 Shield 2 lt lt 2 z E o e IQ gt lt a Q 2 312522 Z 0 H IZ HH Z lt gt um p 5 x x lt s gt o lt gt Br a TO FROM RF AAA ASAS FIA 5 RED LED IF RED LED CTRL lt RED LED 9 IF_GREEN_LED_CTRL T E acm eo s 5 SB2 C gt M AA CODE cra SB2 SERE FEE S nm aiii y u Z2 FF z m m o ul v Y BATT CODE IE INT SPN 3 CODE ocmoaz ctta ons IF SPP CTRL INT_SPN lt aa a el o x s z F CC ul CES IF MIC CTRL S VR lt lt E z lt al
22. t lt lt 01 D6 lt C6_ 68 1 1 lo lo D7 lt ec DATA P z POTE mm _ C494 us N OIOITINI O TILO O Q O O 100pF Tem gt R432 1 405 e e aaa 51K TEST_POINT a UNSWB gt gt SWB 17 lt 16 LOCK A15 lt 33 0K 14 lt J 12 lt PTT MIC A11 OPT ENA A10 lt A9 lt A8 A7 ZMY0130300 B A6 lt 5 A4 lt A2 lt A1 lt lt 3 29V Figura 4 10 Diagrama esquem tico del microprocesador del controlador 4 13 R478 10K Vddd Q C425 C426 2 0 1uF 100pF 8 gt N U405 28 5 2 256 0 A0 I A1 A A2 7 A3 A4 5 A5 4 A6 5 gt gt 7 gt y Di A8 2 gt D A9 x gt gt D3 A10 gt gt D4 A11 gt gt D5 A12 gt gt D6 A13 gt gt D7 A14 RAM_CS FLASH_OE ps AN N 0424 10uF R410 100K pm E C429 XA18 0 1uF U406 8 AT49BV020 NU FLASH_EN gt R492 0 ANN A0 lt gt DO A1 lt Di A2 lt S gt D2 A3 lt CC DS A4 lt I gt D4 A5 lt A gt D5 A6 gt D A gt D AB lt A9 lt A1
23. ulados para circuitos anal gicos Vddd E 3 9 voltios regulados para circuitos digitales CSX L nea de selecci n de circuito integrado para LVZIF SYN Sintetizador DACRx Voltaje de convertidor digital anal gico para el filtro de la etapa de entrada del receptor VSF Voltaje superfiltrado 5 voltios VR E Regulador de voltaje 5 Si se muestran dos niveles de revisi n de un esquema el ctrico o lista de partes ambas versiones tendr n el mismo n mero de figura o de tabla pero la versi n m s antigua estar Aspecto del flexible designada con la letra a y la versi n m s reciente estar designada con la letra b 4 1 2 Tarjeta de circuito impreso de seis capas LADO 1 gt ELLE E wF lt lt VZ Z Z P C E ES DE DAL Z LLE VP Z Z Z Z ZZ Z Z ZZ Z TED P CAPAS INTERNAS lt ASEO ERE PP 2 l LADO 2 Figura 4 1 Tarjeta de circuito impreso de seis capas escalonamiento del cobre en la secuencia de capas 4 2 Aspecto del flexible Vista de la parte met lica frontal desde el lado superior 8480475702 REV A TO Figura 4 2 Flexible de interconexi n entre el controlador y el teclado Esquema el ctrico del flexible de interconexi n entre el controlador y el teclado 4 33 Esquema el ctrico

Download Pdf Manuals

image

Related Search

Related Contents

BMW 5er Limousine-Touring E39 ab 09-98  Ford 2008 Explorer Sport Trac Automobile User Manual      SubliJet® R Getting Started Guide For the Ricoh GX7000  elementi 2013 B(FR)  

Copyright © All rights reserved.
Failed to retrieve file